找到约 3865 条相关结果
... 牙°LEPSoC™4MCU与AIROC™Bluetooth®LE基于Arm®Cortex®-M0。它集成蓝牙低 ... 。PSoCTM4MCU与AIROCTM蓝牙®LE基于Arm°Cortex°-M0一般描述PSoC™4MCU与AIROC™Bluetooth®LE基于Arm®Cortex®-M0,集成蓝牙低功耗 ...
... 信息。数据表PSOC™4MCU:PSOC4100SMax基于Arm®Cortexª-M0+CPU本文介绍了基于 ... 技术参考。可编程逻辑阵列系统™Arm@Cortex®代码的最佳化该文档聚焦于PSoC™4和5LP的Arm®Cortex®CPU的C及汇编代码优化 ... 技术参考手册。介绍了其基于Arm®Cortex®-M0+CPU的架构,包括CPU ...
... 设计需求。柏树PSOC®4S系列用ARM®CORTEX-MO+和世界上最可靠、 ... -BiT单片机《PSoC®4S系列》采用ARM®Cortex-M0+,引入第四代CapSense ... 入门》介绍了PSoC4这一基于Arm®Cortex®-M0/M0+的可编程片上 ...
... PSOCTM4MCU:PSOCTM4000T数据表基于Arm®Cortex®-M4CPU本文档是基于Arm®Cortex®-M0+CPU的PSOCTM4000T ... ™4000T微控制器的架构。它基于Arm®Cortex®-M0+CPU,具备32位处理 ...
... 化》聚焦于PSoC4和PSoC5LP的Arm®Cortex®CPU的C及汇编代码优化 ... 。PSoCTMArm®Cortex优化代码本文档“PSoC™Arm®Cortex®codeoptimization”由infineon编写,聚焦于PSoC™4和5LP中Arm®Cortex®CPU的C及汇编代码优化 ...
... 指纹传感器FPG1。其采用32位Arm®Cortex®-M0CPU,具备256位AES加密 ... 解决方案示例。32位PSOC™指纹Arm®Cortex-M0®+子类别英飞凌32位PSOC™Arm®Cortex®微控制器PSOC™指纹FPG1资源合 ...
... +子类别英飞凌32位PSOC™Arm®Cortex®微控制器PSOC™61-Entry-level资源合集英飞凌32位PSOC™Arm®Cortex®微控制器PSOC™62-Performance资源合集英飞凌32位PSOC™Arm®Cortex®微控制器PSOC™63Bluetooth™LEMCU资源合 ...
... :;还未更新完...;--------作者:时空自由民;;-----------ARM汇编语言例子;-------常见指令后缀EQ;相等NE ... ,只读ENTRY;程序入口CODE32;声明32位ARM指令STARTLDRBR0,count;R0=countMOVR1,#10;R1=0X10ADDR0 ...
... -V和[color=var(--cos-color-text-link)]ARM指令集架构的主要区别在于开放性 ... 自由使用、修改和分发1。ARM:商业许可,需要支付许可费用 ... 、移动设备和嵌入式系统1。ARM:架构相对固定,扩展性有限 ...
... 按照IEEE754标准存储在计算机中,ARM浮点环境是遵循「IEEE754-1985 ... double型传参的」:4.arm-none-eabi-gcc测试结果使用STM32CubeMX生成 ... (FloatingPointUnit,浮点单元)是ARM内核中的硬件外设,用于硬件 ...