找到约 2914 条相关结果
... :MCU进入待机模式时,CPU停止工作,但外设和系统时钟 ... 模式特点:在睡眠模式下,CPU停止工作,时钟可能会停止或 ... 非常低的功耗状态。此时,CPU、外设甚至部分时钟都可以被 ... 模式特点:在停止模式下,CPU和大多数外设都停止运行,只有 ... 不是完全关闭所有功能。此时CPU会关闭,但定时器、外部 ...
... 功能简介1.Trace功能用于跟踪记录cpu内部程序运行情况,进行实现代码 ... 核调试方案,支持AuroraGigabitTrace(AGBT),CPU可以完全访问所有仿真资源,使 ... 后,通过Perf选项TaskRuntime可以查看CPU负载和调度状态,并基于此 ...
... 最近访问过的Flash数据。当CPU再次请求相同的数据时,首先 ... 取机制。预取机制会在CPU实际需要数据之前,提前将可能 ... 等待时间。(4)读取流程CPU将目标Flash地址发送到地址总线 ... 并通过数据总线将其传输回CPU。在软件层面,通过指针操作 ...
... 有效缓存接收到的数据,方便CPU后续处理。这种多邮箱设计大大 ... 通过中断或状态寄存器及时告知CPU。同时,CAN模块还可以自动 ... 可能存在多个中断源同时竞争CPU资源的情况。此时,需要根据 ... 就会将数据存入邮箱中。CPU可以通过查询接收标志位或者利用 ...
... 存储器进行数据交换的技术,无需CPU参与数据传输过程。使用非DMA ... 与内存之间的数据搬运需要依靠CPU来完成。这意味着每次数据传输都需要CPU的介入,导致CPU资源占用较高,并且 ... 与内存进行数据交换。减少了CPU的介入和中断处理,数据传输 ...
... 编程嵌入式系统控制器,基于ArmCortex-M0+CPU。它集成了电感和电容传感 ... 于PSoC™4和5LP的Arm®Cortex®CPU的代码优化。针对GCC、MDK ... PSoC4700S系列的架构和功能。涵盖CPU系统、系统资源子系统、数字与 ...
... 了PSoC4的架构与功能。涵盖CPU系统(如Cortex-M0内核)、 ... 了PSoC4系列的技术细节。涵盖CPU系统、系统资源、数字与模拟 ... PSoC4基于ARMCortex-M0CPU的架构,涵盖CPU子系统、存储器、系统资源(如 ... 了PSoC4的架构与功能。涵盖CPU系统、系统资源、数字与模拟 ...
... 基于Arm®Cortex®-M0+CPU本文介绍了基于Arm®Cortex®-M0+CPU的PSoC™4000T微控制器 ... 围绕PSoC™4和5LP的Arm®Cortex®CPU的C代码优化展开。先介绍 ... 详细介绍了PSoC™4000TMCU架构。涵盖CPU系统、系统资源子系统、数字系统等部分,包括Cortex-M0+CPU、中断、时钟、电源等模块 ...
... 等。1.2CPU架构PIC16系列的CPU采用RISC(精简指令集计算机) ... 器堆(RegisterFile)是PIC16系列CPU的核心部分,它包含多个 ... 寄存器(StatusRegister,STATUS):包含CPU的状态信息,如零标志、 ...
... 聚焦于PSoC4和PSoC5LP的Arm®Cortex®CPU的C及汇编代码优化。详述 ... 于PSoC™4和5LP中Arm®Cortex®CPU的C及汇编代码优化。涵盖 ... 详细介绍了PSoC5LP设备架构。涵盖CPU系统(如Cortex-M3控制器)、 ...