找到约 3206 条相关结果

(分享)国产RISC-V芯片这个俱乐部中,已经聚集了哪些玩家呢?

论坛 2023-08-22 16:09

... 于32位高性能和低功耗嵌入式CPU的IC设计。就在合并的 ... 已发展成为一家国内外领先的嵌入式CPU芯片及解决方案提供商。此前 ... 正在互动平台上表示,公司的CPU研发队伍已展开对基于RISC-V指令集的CPU核的研发。芯来科技芯 ...

搭建新唐的开发环境?

论坛 2023-08-27 20:11

... 同时对UV4的“CPU类型库”也做了新唐CPU的更新,在新建 ... 工程时可以选择相应的新唐CPU型号。在BSP的安装目录下 ... 出现下图,点OK。出现选择CPU对话框,找到M0516LBN,点OK.然后 ...

对射式红外传感器计次(外部中断)

论坛 2023-08-31 12:10

... 的中断触发条件(中断源),使得CPU暂停当前正在运行的程序,转而 ... 个中断源同时申请中断时,CPU会根据中断源的轻重缓急进行裁决 ... -'gt;EXTI-'gt;NVIC-'gt;CPU总体配置如下#include'quot;stm32f10x.h ...

RISC-V:等风来,借风势,乘风起

论坛 2023-09-04 09:35

... 其他人,因此,业界一直期待在CPU架构领域能有更多选择。 ... 要求,传统的通用型MCU/MPU/CPU已经难以满足不同应用场景的差 ... 相当成熟,RISC-V要在移动CPU和高性能计算市场和ARM、X86 ... 指出:“基于RISC-V指令集的CPU内核由于针对的目标市场需求不同 ...

新版本发布 | Green Hills 2023.5.4 来啦!

论坛 2023-09-19 15:02

... IDE不兼容。支持如下CPU:ARM:新CPU:Cortex-M85、Cortex-X1C ... Cortex-X3、NeoverSE-V2。ARM64:新CPU:Cortex-A34,Cortex-A65,Cortex ... -X3,NEOVERSE-V2。RISC-V:新CPU:SifiveE51、SifiveE76、SifiveU54。OrcaN25F ...

RAM明明断电会丢失数据,为什么初始化的全局变量存储在RAM?详细分析程序的存储

论坛 2023-09-19 11:45

... ,这个只可以读取是针对于CPU而言的,人们可以通过一些外部 ... (断电不丢失数据),对CPU而言只可读的存储器。&apos ... 两个字可以知道,这个存储器CPU是可以对他进行写操作的 ... ,被初始化为0的数据,CPU会向ZI-data对应的变量中 ...

HC32F460串口接收超时中断 DMA

论坛 2023-09-20 13:07

... 搬移数据,但是不需要占用CPU,即在传输数据的时候,CPU可以干其他的事情,好像多 ... 快,若是一直进中断会挤占CPU的资源,所以考虑用DMA改进 ... 频繁地进入接收中断,以减小CPU的资源消耗。五设计实现--DMA ...

一个优秀的硬件工程师要具备的能力

论坛 2023-09-25 14:53

... 编辑基本知识1)基本设计规范2)CPU基本知识、架构、性能及选型 ... 。1)电信与数据通信领域主流CPU的原理设计经验与精华2)Intel ... 成长为优秀的硬件工程师1)高速CPU板PCB设计经验与精华2)普通 ... 问题9)电信与数据通信领域主流CPU(PowerPC系列)的PCB设计经验与精华 ...

如何选择米尔基于STM32MP1系列核心板和开发板

论坛 2023-09-28 17:20

... STM32MP15采用的是ARMA7+M4异构CPU,可以实现双系统,支持Linux ... -T核心板基于STM32MP151处理器,这个CPU是一种单Cortex-A7+单Cortex ... 核心板是基于STM32MP135处理器,这个CPU是一种单核Cortex-A7处理器最高 ...

STM32延时函数三种实现方法

论坛 2023-09-28 18:45

... ,软件延时即是通过让CPU“空转”,通过计算不同指令周期的时间,对照CPU主频大小,大致算出延时 ... 做到很精确,而且不占用CPU资源,CPU可以设定好延时时间后 ...