找到约 2930 条相关结果
... , GL_RGBA, GL_UNSIGNED_BYTE, pRGB); 其中的pRGB保存从FPGA读取的数据。从这句我们 ... 整帧的数据。 02.FPGA端程序的修改 FPGA端的逻辑控制在chnl_tester ...
... 的高性能航天计算(HPSC)处理器。 Microchip FPGA业务部营销副总裁Shakeel Peera表示: ... 开发人员了解底层FPGA硬件的复杂性,从而释放了FPGA和SoC FPGA的全部潜力 ... 关于Microchip的更多信息: · Microchip FPGA副总裁Bruce Weyer将于12月 ...
... 为现场可编程门阵列 (FPGA) 设计电源系统并非易事。FPGA 是高度可配置的半导体 ... 现场可编程门阵列(Field ProgrammableGate Array,FPGA)具有性能好,规模大,可 ... 场可编程门阵列 ( Field Programmable Gate Array, FPGA)器件等。 随着可编程器件的 ...
... 输出频率信号的采集,同样可通过FPGA实现独立转速采集及BIT监测功能 ... 同频的方波信号,并送入FPGA进行采集测量。 2.2FPGA采集功能 ... 保护系统进入锁定状态,实现输出保护:FPGA作为频率采集单元,同步执行转速监测 ... 量输入信号进行独立采集,并由FPGA送入CPU进行软件表决,采集原理如 ...
... PID控制器的设计方法与分析。 FPGA(Field Programmable Gate Array)是在PAL (可 ... 实时控制测试。 三、方法分析 FPGA器件选择 在实现模糊PID控制器时 ...
... 的基础上进一步发展的产物。 FPGA作为专用集成电路(ASIC)领域中的一 ... 去,形成定制的硬件功能。 FPGA设计流程一般包括以下步骤: 设计 ... 一般都会涵盖在FPGA设计过程中。 采用EDA工具实现FPGA的功能设计一般 ...
... IP核概述 DDR3 IP核是Xilinx FPGA设计中用于连接DDR3存储器的硬 ... 数据速率等参数。 2. 在Xilinx FPGA设计环境中创建DDR3 IP核实例 ... 六、结论 本文详细介绍了Xilinx FPGA DDR3设计中DDR3 IP核的使用 ...
... 二、Matlab算法与FPGA硬件逻辑的结合 Matlab算法与FPGA硬件逻辑的结合 ... 通过的HDL代码部署到FPGA硬件上,并利用FPGA Turnkey工具箱进行优化。 ... 通过的HDL代码部署到FPGA硬件上,并利用FPGA Turnkey工具箱进行优化。 ...
... 二、VREF生成电路的重要性 在FPGA的SelectIO接口中,VREF是一个 ... VREF生成电路的优化方法 为了优化FPGA SelectIO接口的VREF生成电路,我们 ... 2. 设计合适的滤波电路:由于FPGA的SelectIO接口可能受到来自外部环境 ...
... 组合成完整的图像。 三、FPGA实现自适应直方图均衡化(AHE) ... 实现高速、高效的图像处理。 FPGA实现AHE的过程大致如下: 图像 ... 进行重组。 四、代码示例 由于FPGA编程的复杂性和特定性,这里 ...