找到约 1337 条相关结果
... 强的数字信号处理系统。随着FPGA器件的快速发展,其高速大 ... 模多制式的设计需求需要选用FPGA进行设计,它主要完成数字信号 ... 可变时钟。所以该设计选用“DDR2+FPGA+DAC+DDS+宽带调制器”硬件架构。 ... 整个设计中重要的时钟选择,FPGA调制过程是两个相位完全相反 ...
... 方案:XMC4800=ET1100+32位的MCU+FPGA单轴伺服驱动器中EtherCAT通信 ... :方案:ET1100+32位的MCU+FPGA–ET1100是EtherCAT从机控制器–MCU实现 ... 颗XMC4800替代ET1100+32位的MCU+FPGA,降低成本,还能减小电路板 ...
... 上了。误区三:CPU和FPGA的这些不用的I/O口怎么 ... 的信号)。误区四:这款FPGA还剩这么多门用不完, ... 次数成正比,所以同一型号的FPGA在不同电路不同时刻的功耗可能 ... 减少高速翻转的触发器数量是降低FPGA功耗的根本方法。误区五: ...
... 及选型常用器件选型要点与精华FPGA、CPLD、EPLD的详细性能介绍 ... POWERPCB、SPECCTRA、ALLEGRO、CAM350、FPGA设计工具硬件总体设计启动一个硬件 ... ,要么是自己开发的FPGA/CPLD,芯片工程师或者FPGA工程师比硬件工程师更 ...
... linux主站最优,基于ARM+FPGA的主站次之产品成本层面:基于FPGA的主站最优,基于ARM ... 主站次之产品性能层面:基于FPGA的主站最优,基于ARM ...
... 仿真分享EasyGo技术路线主要是基于FPGA进行开关精确建模的方式,在 ... 主电路部分放至在其中一块FPGA上进行1.5us的实时仿真, ... ,实时步长1e-4,另外一块FPGA用来做脉冲发生,这样,我们利用PXIBox的多FPGA并行的独特优势,一台PXIBox ...
... 功耗)。现象三:CPU和FPGA的这些不用的I/O口怎么 ... 的信号)现象四:这款FPGA还剩这么多门用不完, ... 次数成正比,所以同一型号的FPGA在不同电路不同时刻的功耗可能 ... 减少高速翻转的触发器数量是降低FPGA功耗的根本方法。现象五: ...
... 系统由以下五个部分组成:FPGA(村田):计算所设定输入信号的 ... SMW200A(Rohde'amp;Schwarz):将从FPGA接收到的输入信号作为RF输入信号传输到PA,同时将从FPGA接收的PMIC控制信号与RF输入 ...
... 路由器、移动通信设备等。7.FPGA(现场可编程门阵列,Field-ProgrammableGateArray)定义:FPGA是一种可编程逻辑器件, ... 定制化,适合特定领域应用。FPGA:可编程性强,适合原型 ...
... 技术的测试需求。3.4基于FPGA的测试方案对于芯片级或板级测试,常采用基于FPGA的测试方案:XilinxIBERT工具:集成在FPGA中的硬核测试IP,支持 ...