找到约 63657 条相关结果
... 数据的处理功能,这就使FPGA系统与其他CPU系统之间的数据 ... 关注。本文介绍利用VHDL语言实现FPGA与单片机的串口异步通信电路 ... 四个模块:FPGA数据发送模块,FPGA波特率发生控制模块,FPGA总体接口模块 ... 单片机数据接收模块。本文着重对FPGA数据发送模块实现进行说明。2FPGA ...
... 种采用单片现场可编程门阵列(FPGA)芯片实现SEC功能的方案,在此将用FPGA设计的SEC功能芯片命名为TSP8500 ... 一路19.44MHz的本地时钟,通过FPGA的内部PLL(锁相环1)倍 ... -TG.813建议要求。采用单片FPGA实现的SEC芯片TSP8500,输出时钟 ...
... 带来了曙光。本文介绍如何用FPGA(现场可编程逻辑门阵列)和SRAM(静态 ... 。基于这种思想,笔者成功地用FPGA(Xilinx公司的XC2V1000型门阵列)和SRAM ... 其他领域中。该NCO只消耗FPGA中6%的Slices资源,大量资源包括 ...
... 世纪80年代中期第一颗FPGA问世以来,大多数FPGA的逻辑构造一直是基于 ... 最优化的路由。所有互连功能对FPGA设计工程师都是透明的,但是 ... 速率的72kb存储器。不断加大的FPGA的实用性已经加速了把更多子 ... 高性能DSP应用的可行解决方案,FPGA的认知度日益增加是理所当然的 ...
... 来查找错误和验证功能一样,FPGA设计师同样一直习惯利用仿真器来 ... 整个系统进行仿真的情况一样,FPGA设计师不对系统进行仿真的情况一样 ... 费解的。随着电路板设计师日益使用FPGA和现成IP来缩小设计和加快 ... 能够比传统使用者更好地利用FPGA。hawksabre:呵呵越往后会有越来越 ...
... 种采用单片现场可编程门阵列(FPGA)芯片实现SEC功能的方案,在此将用FPGA设计的SEC功能芯片命名为TSP8500 ... 一路19.44MHz的本地时钟,通过FPGA的内部PLL(锁相环1)倍 ... -TG.813建议要求。采用单片FPGA实现的SEC芯片TSP8500,输出时钟 ...
... 了ASIC和FPGA的优势与劣势。FPGA和ASIC的设计优势比较FPGA的设计 ... 可以轻松突破500MHz的性能障碍。FPGA能够以更低的价格实现无可比拟 ... 任何设计的首选。FPGA和ASIC的设计流程对比FPGA设计流程消除了复杂 ... 和时序工具,使用户能够将要求FPGA和ASIC的设计流程对比最苛刻 ...
... 带来了曙光。本文介绍如何用FPGA(现场可编程逻辑门阵列)和SRAM(静态 ... 。基于这种思想,笔者成功地用FPGA(Xilinx公司的XC2V1000型门阵列)和SRAM ... 特性曲线。xjsxjtu:4结构特点用FPGA和SRAM实现数控振荡器有许多特点 ...
... 压缩系统是设计的关键。随着FPGA芯片突飞猛进的发展,实时雷达成 ... 信号同步进入FFT模块。为了节省FPGA的资源,可以把相同功能的 ... 规模、速度的不断提高,采用FPGA实现高速数字信号处理的算法具有 ... :多谢了muhan9:好东西雷北城:基于FPGA雷达成像方位脉冲压缩系统的 ...
... 数据的处理功能,这就使FPGA系统与其他CPU系统之间的数据 ... 关注。本文介绍利用VHDL语言实现FPGA与单片机的串口异步通信电路 ... 四个模块:FPGA数据发送模块,FPGA波特率发生控制模块,FPGA总体接口模块 ... 单片机数据接收模块。本文着重对FPGA数据发送模块实现进行说明。2FPGA ...